Percobaan 1 kondisi 7



1. Kondisi [kembali] 

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=0, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care led diganti logicprobe

 2. Gambar Rangkaian Simulasi [kembali]

Gambar Rangkaian 
Simulasi 2A 

 3. Video Simulasi [kembali]





Simulasi Rangkaian Percobaan 2A 

 4. Prinsip Kerja Rangkaian [kembali]

Rangkaian ini terdiri dari dua flip-flop, yaitu D flip-flop (IC 7474) dan JK flip-flop (IC 74LS112). D flip-flop berfungsi untuk menyimpan satu bit data, di mana output-nya akan mengikuti nilai input D setiap kali saklar clock (B6) ditekan. Jika D=1 maka output Q menjadi 1, dan jika D=0 maka Q menjadi 0.Sementara itu, JK flip-flop berfungsi untuk mengolah data logika berdasarkan input J dan K yang diatur oleh saklar. Jika J dan K sama-sama 1, maka outputnya akan berubah (toggle) setiap kali menerima sinyal clock dari D flip-flop.Secara keseluruhan, rangkaian ini menunjukkan bagaimana D flip-flop mengatur sinyal clock dan JK flip-flop menyimpan serta mengubah data logika, sehingga dapat digunakan untuk memahami dasar kerja penyimpanan data dan sistem pencacah digital (counter).

 5. Link Download [kembali]

Download Rangkaian 2A (klik disini)

Download Datasheet 74LS112 (klik disini)











 

Komentar

Postingan populer dari blog ini

kuliah